AMD adresse la prise en charge de la mémoire 2DPC sur les processeurs EPYC Genoa via le micrologiciel BIOS, désormais disponible sur toutes les puces

AMD a déclaré que les rapports récents d’un bogue de mémoire potentiel dans les processeurs EPYC Genoa sont faux et que le problème peut être résolu via une mise à jour du BIOS.

La dernière mise à jour du BIOS EPYC Geno d’AMD pour répondre à la prise en charge de la mémoire DDR5 2DPC, aucun défaut potentiel d’architecture ou de silicium

Mark Papermaster, directeur technique d’AMD, a récemment été invité à commenter le problème de contrainte de mémoire 2DPC (2-DIMM par canal) signalé avec les processeurs EPYC Genoa lors d’une récente conférence des investisseurs de Morgan Stanley.

Au cours de la conférence, Papermaster a mentionné, “les deux modules DIMM par canal… Je pense que ce à quoi vous faites référence suit. C’est donc pour un groupe ciblé – un ensemble de clients ciblés beaucoup plus petit. Ces vitesses seront annoncées plus tard ce trimestre , qui augmentera également, mais ce nombre de clients pour [2DPC] est beaucoup plus petit.”

Tel que rapporté par Tom’s Hardware, Papermaster a donné suffisamment de vague à sa réponse pour que le site Web se rende chez AMD pour une déclaration officielle. AMD a assuré que la société n’aurait plus à fabriquer de nouvelles puces pour remplacer le produit actuel et a également publié plusieurs mises à jour du BIOS pour les clients OEM d’AMD afin de permettre la prise en charge des configurations 2DPC d’ici la fin de ce premier trimestre. Actuellement, une seule plate-forme est disponible à la vente auprès du fabricant Tyan.

Lorsque Tom’s Hardware a posé des questions sur la déclaration de Papermaster, AMD a précisé que les informations concernaient les systèmes prenant en charge les nouvelles configurations 2DPC. Ces puces nécessitent plus d’emplacements et ne doivent pas être confondues avec la déclaration CTO d’AMD.

AMD a lancé l’année dernière les nouveaux processeurs de serveur EPYC Genoa offrant une prise en charge de la mémoire DDR5 à douze canaux et de nombreuses interfaces innovantes. La configuration initiale ne prenait en charge qu’un seul module DIMM dans chaque canal, prenant en charge une seule clé mémoire pour chaque contrôleur DDR5 à douze canaux. En raison de la puce livrée avec un support double DIMM pour chaque canal mémoire, ou 2DPC (deux DIMM par canal), AMD devait mettre à jour le BIOS au cours de ce premier trimestre 2023. Cela augmenterait la capacité des canaux mémoire sur l’EPYC Genoa processeurs, AMD offrant des configurations mises à jour pour augmenter les vitesses de mémoire 2DPC.

Charlie Demerjian du site Web SemiAccurate a fait allusion aux puces de la série AMD EPYC Genoa en juin 2022. Le site Web est entré plus en détail, expliquant le problème dans le sous-système, provoquant un retard d’AMD afin que l’entreprise puisse passer par des refontes et des respins, ce qui serait être un coût élevé pour corriger l’erreur afin que les puces fonctionnent comme prévu. AMD assure que les processeurs EPYC expédiés en masse n’ont pas besoin d’être renouvelés, car une mise à jour du BIOS résoudrait tous les problèmes actuels et ouvrirait la prise en charge des OEM. Les OEM fabriquent également des cartes mères pour offrir également une assistance. Le fabricant de cartes mères de serveur Tyan a déjà commencé à répertorier le montage en rack barebones Transport CX GC68A-B8056 qui offre un support 2DPC.

Bien que l’on s’attende à ce que les vitesses AMD EPYC Genoa 2DPC soient limitées pour fonctionner sous les vitesses de la configuration 1DPC, on ne sait pas quel type de différence de performances le BIOS provoque jusqu’à ce qu’AMD publie les nouvelles variantes.

Sources d’information : Tom’s Hardware, semi-précis

Partagez cette histoire

Facebook

Twitter

Laisser un commentaire